# Arquitectura de Computadores

Santiago Ramirez Arenas Docente: José Alfredo Jaramillo Villegas Universidad Tecnológica de Pereira

15 de octubre de 2021

Problemas de Lógica Combinatoria.

Este laboratorio está diseñado para reforzar los conocimientos sobre lógica combinatoria, para un mayor desempeño y entendimiento de problemas lógicos. Se basa en la interpretación y simplificación de circuitos lógicos.

#### Circuito combinatorio de 4 a 1 bits

| Α | В | C | D | S |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 1 |
| 0 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 0 | 1 | 1 |
| 1 | 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 | 0 |

Diseñar la función lógica del circuito.

Simplificar el circuito por mapas de Karnaugh.

Implementar una simplificación del circuito por medio de una ecuación booleana.

Implementar una simplificación del circuito con llamados a módulos de compuertas lógicas.

Mapa de karnaugh

| AB/CD | 00 | 01        | 11       | 10 |
|-------|----|-----------|----------|----|
| 00    | Θ  | 0         | 1        | 1  |
| 01    | 0  | $\forall$ | $\Theta$ | V  |
| 11    | 0  | 1         | 0        | 0  |
| 10    | 1  | 1         | 0        | 0  |

Simplificando el mapa de Karnaugh nos da la siguiente Ecuación Booleana:

$$S(A, B, C, D) = A'C + A'B'D' + BC'D + AB'C'$$

-Implementación usando Ecuación Booleana y llamado a Módulos de Compuerta Lógicas

```
'timescale 1ns / 100ps
   module ejercicio1(
    input A,B,C,D,
3
    output S1,S2);
    wire T, U, V, W, X, Y;
    assign S1 = ((!A & C) | (!A & !B & !D) | (B & !C & D) | (A & !B & !C));
    and comp1 (T,!A,C);
9
    and comp2 (U,!A,!B,!D);
10
    and comp3 (V,B,!C,D);
11
12
    and comp4 (W,A,!B,!C);
    or comp5 (X,T,U);
    or comp6 (Y, V, W);
14
    or comp7 (S2,X,Y);
16 endmodule
```

```
'timescale 1ns / 100ps
  module test_ejercicio1 ();
      logic Atb=0;
      logic Btb=0;
      logic Ctb=0;
      logic Dtb=0;
6
      logic Stb1;
      logic Stb2;
8
      integer i=1;
9
   ejercicio1 circuito (
11
     .A(Atb),
12
   .B(Btb),
```

```
.C(Ctb),
      .D(Dtb),
15
      .S1(Stb1),
16
      .S2(Stb2));
17
18
       initial begin
19
20
       $dumpfile("dump.vcd");
          $dumpvars(1,test_ejercicio1);
21
          for (i=1;i<17;i=i+1)</pre>
22
          begin
23
          #100
24
25
            if (i==8) begin
            Atb=1;
26
          end
27
            if (i %4==0) begin
28
            Btb=~Btb;
29
          end
30
            if(i\%2==0)begin
31
            Ctb=~Ctb;
32
33
          Dtb=~Dtb;
34
35
       end
      $finish;
36
     end
37
38
   endmodule
```



Segundo ejercicio Función lógica 5 a 1 bits.

$$f(a, b, c, d, e) = Sigma(0, 2, 3, 4, 5, 8, 9, 10, 17, 20, 24, 26, 28, 30).$$

Hacer tabla de verdad del circuito.

Simplificar por mapas de Karnaugh.

Implementar una simplificación usando una ecuación booleana.

Implementar una simplificación con llamados a módulos de compuertas lógicas

# Tabla de verdad

| Α | В | С | D | Е | S |
|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 0 | 1 | 0 |
| 0 | 0 | 0 | 1 | 0 | 1 |
| 0 | 0 | 0 | 1 | 1 | 1 |
| 0 | 0 | 1 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 | 1 | 1 |
| 0 | 0 | 1 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 | 0 |
| 0 | 1 | 0 | 0 | 0 | 1 |
| 0 | 1 | 0 | 0 | 1 |   |
| 0 | 1 | 0 | 1 | 0 | 1 |
| 0 | 1 | 0 | 1 | 1 | 0 |
| 0 | 1 | 1 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 0 | 1 | 1 |
| 1 | 0 | 0 | 1 | 0 | 0 |
| 1 | 0 | 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 | 1 | 0 |
| 1 | 0 | 1 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 0 | 1 |
| 1 | 1 | 0 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 | 0 | 1 |
| 1 | 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 | 1 | 0 |
| 1 | 1 | 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 | 1 | 0 |

# Mapa de Karnaugh

| AB/CDE | 000 | 001 | 011 | 010 | 110 | 111 | 101 | 100 |
|--------|-----|-----|-----|-----|-----|-----|-----|-----|
| 0.0    |     | 0   | Ы   |     | 0   | 0   | J   | 1   |
| 01     | 0   | A   | 0   | V   | 0   | 0   | 0   | 0   |
| 11     | 1   | 0   | 0   | 1   | 1   | 0   | 0   |     |
| 10     | 0   | Э   | 0   | 0   | 0   | 0   | 0   | W   |

Ecuación Booleana

 $(A,\,B,\,C,\,D,\,E)=A'B'C'D+A'B'CD'+A'BC'D'+AB'C'D'E+ABE'+A'C'E'+B'CD'E'$ Mapa de Karnaugh

-Implementación usando Ecuación Booleana y llamado a Módulos de Compuerta Lógicas

```
1 'timescale 1ns / 100ps
2 module ejercicio2(
3 input A,B,C,D,E,
4 output S1,S2);
5 wire T,U,V,W,X,Y,Z;
6
7 assign S1 = ((!A & !B & !C & D) | (!A & !B & C & !D) | (!A & B & !C & !D) | (!A & B & !C & ...) | (!B & C & ...) | (!B & ...)
```

```
and comp1 (T,!A,!B,!C,D);
9
     and comp2 (U, !A,!B,C,!D);
10
     and comp3 (V,!A,B,!C,!D);
11
     and comp4 (W,A,!B,!C,!D,E);
12
     and comp5 (X,A,B,!E);
14
     and comp6 (Y,!A,!C,!E);
     and comp7 (Z,!B,C,!D,!E);
16
     or comp8 (S2,T,U,V,W,X,Y,Z);
17
   endmodule
```

```
'timescale 1ns / 100ps
  module test_ejercicio2 ();
       logic Atb=0;
       logic Btb=0;
       logic Ctb=0;
       logic Dtb=0;
6
       logic Etb=0;
       logic Stb1;
       logic Stb2;
       integer i=1;
10
11
   ejercicio2 circuito (
      .A(Atb),
13
      .B(Btb),
14
      .C(Ctb),
15
      .D(Dtb),
16
17
      .E(Etb),
      .S1(Stb1),
      .S2(Stb2));
19
20
       initial begin
21
       $dumpfile("dump.vcd");
         $dumpvars(1, test_ejercicio2);
23
         for (i=1; i <32; i=i+1)</pre>
24
         begin
25
         #100
           if (i == 16) begin
27
         end
29
            if (i %8==0) begin
30
           Btb=~Btb;
31
32
           if(i%4==0)begin
33
           Ctb=~Ctb;
34
35
           if (i %2==0) begin
36
           Dtb=~Dtb;
         end
38
         Etb=~Etb;
39
       end
40
      $finish;
```

```
42   end
43   endmodule
```



• Circuito lógico de 8 entradas a 1 salida.



Implementar una simplificación usando una ecuación booleana. Implementar una simplificación con llamados a módulos de compuertas lógicas reducidas (And y Or).

-Implementación usando Ecuación Booleana y llamado a Módulos de Compuerta Lógicas

```
'timescale 1ns / 100ps
   module ejercicio3(
3
    input A,B,C,D,E,F,G,H,
    output S1,S2);
    wire T,U,V,W,X,Y,Z,S,O,P,R,Q, S3, S4;
6
     assign S2 =(((A|B)^{(C \& D)})&((E | F)^{(G \& H)});
9
     or comp1 (T,A,B);
11
     and comp2 (U,C,D); //
12
     or comp3 (V,E,F);
13
     and comp4 (W,G,H);//
14
15
     //Primera xnor
16
     nand comp6 (X,T,U);
     nand comp7 (Y,X,T);
18
     nand comp8 (Z,X,U);
19
     nand comp9 (S,Y,Z);
20
     nand comp10 (S3,S);
     //Segunda xnor
22
     nand comp11 (0,V,W);
```

```
nand comp12 (P,0,V);
nand comp13 (R,0,W);
nand comp14 (Q,P,R);
nand comp15 (S4,Q);
// Ultima
and comp16 (S1,S3,S4);
endmodule
```

```
module test_ejercicio3;
2
    logic Atb=0;
    logic Btb=0;
4
    logic Ctb=0;
    logic Dtb=0;
6
    logic Etb=0;
    logic Ftb=0;
8
    logic Gtb=0;
9
    logic Htb=0;
10
    logic Stb1;
11
    logic Stb2;
    integer i=1;
13
14
   ejercicio3 circuito (
15
       .A(Atb),
16
       .B(Btb),
17
       .C(Ctb),
18
       .D(Dtb),
19
       .E(Etb),
20
21
       .F(Ftb),
       .G(Ftb),
22
       .H(Ftb),
23
      .S1(Stb1),
24
      .S2(Stb2));
25
26
    initial begin
27
       $dumpfile("dump.vcd");
28
       $dumpvars(1,test_ejercicio3);
29
       for(i=1;i<257;i=i+1)</pre>
30
         begin
31
         #100
32
           if(i==128) begin
33
           Atb=1;
34
         end
35
           if (i %64==0) begin
36
           Btb=~Btb;
         end
38
           if (i %32==0) begin
39
           Ctb=~Ctb;
40
           if (i %16==0) begin
42
           Dtb=~Dtb;
43
         end
44
            if(i\%8==0)begin
```

```
Etb = ~ Etb;
          end
47
            if (i %4==0) begin
48
              Ftb=~Ftb;
49
50
            if(i%2==0)begin
51
52
              Gtb=~Gtb;
          end
          Htb=~Htb;
54
       end
55
      $finish;
56
     end
58 endmodule
```



Circuito de una bombilla de 3 entradas.

Hacer tabla de verdad del circuito.

Implementar una simplificación usando una ecuación booleana.

Implementar una simplificación con llamados a módulos de compuertas lógicas.

Tabla de verdad

| A | В  | С | S |
|---|----|---|---|
| 0 | 0  | 0 | 1 |
| 0 | OR | 1 | 1 |
| 0 | 1  | 0 | 1 |
| 0 | 1  | 1 | 0 |
| 1 | 0  | 0 | 1 |
| 1 | 0  | 1 | 0 |
| 1 | 1  | O | 1 |
| 1 | 1  | 1 | 1 |

Ecuación Booleana: S = (A'B'C') + (A'B'C) + (A'BC') + (AB'C') + (ABC') + (ABC')

-Implementación usando Ecuación Booleana y llamado a Módulos de Compuerta Lógicas

```
1 module ejercicio4(
  input logic A,B,C,
  output logic S1,S2
4);
    wire U,V,W,X,Y,Z;
5
6
    assign S1 = ((!A & !B & !C)|(!A & !B & C)|(!A & B & !C)|(A & !B &
     !C) | (A & B & !C) | (A & B & C));
8
    and comp1 (U,!A,!B,!C);
9
    and comp2 (V,!A,!B,C);
10
    and comp3 (W,!A,B,!C);
11
    and comp4 (X,A,!B,!C);
    and comp5 (Y,A,B,!C);
13
    and comp6 (Z,A,B,C);
14
        comp7 (S2,U,V,W,X,Y,Z);
17 endmodule
```

```
module test_ejercicio4;
   logic Atb =0;
3 logic Btb =0;
4 logic Ctb =0;
5 logic Stb1;
6 logic Stb2;
   integer i =1;
   ejercicio4 circuito(
9
   .A(Atb),
10
11
   .B(Btb),
  .C(Ctb),
12
   .S1(Stb1),
13
   .S2(Stb2)
14
   );
15
16
   initial begin
17
   $dumpfile ("dump .vcd");
18
   $dumpvars (1,test_ejercicio4);
19
20
   for (i =1; i <9; i = i +1)</pre>
22
   begin
   #100
23
    if(i==4) begin
24
     Atb =1;
   end
26
     if(i\%2==0) begin
27
     Btb = ~Btb;
28
   end
29
     Ctb = ~Ctb;
30
   end
31
32 $finish;
```

```
end endmodule
```



El área de mantenimiento de la UTP quiere fabricar un robot para hacer el trabajo riesgoso del campus, para eso le solicitan ayuda a los estudiantes de ingeniería para implementar un módulo en el que ingresa una señal con el respectivo id de la operación que va a ejecutar (girar a la derecha o Izquierda, Avanzar, Retroceder, detenerse, elevar manos, bajar manos). Retornar una cadena que contenga 1 bit en la posición que especifica la señal id.

Implementar el módulo propuesto usando el concepto de decodificador.

## Tabla de verdad

| EN | w2 | w1 | w0 | F7 | F6 | F5 | F4 | F3 | F2 | F1 | FO | OPERACIÓN            |
|----|----|----|----|----|----|----|----|----|----|----|----|----------------------|
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | Girar a la derecha   |
| 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | Girar a la izquierda |
| 1  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | Avanzar              |
| 1  | 0  | 1  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | Retroceder           |
| 1  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | Detenerse            |
| 1  | 1  | 0  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | Elevar Manos         |
| 1  | 1  | 1  | 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | Bajar manos          |
| 1  | 1  | 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | Movimiento extra     |
| 0  | Х  | X  | Х  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | Nada                 |

## Implementación Robot UTP

```
module Robot (
    input logic EN,
    input logic [2:0] W,
    output logic [7:0]F);
    always@(*)
6
      begin
         if (EN == 1)
           begin
9
             case (W)
10
             3'b000:
                F= 8'b0000001;
             3'b001:
13
                F= 8'b0000010;
14
             3'b010:
                F= 8'b0000100;
16
             3'b011:
17
                F = 8'b00001000;
```

```
3'b100:
                F= 8'b00010000;
20
             3'b101:
21
                F= 8'b00100000;
22
             3'b110:
23
                F= 8'b01000000;
24
25
             3'b111:
                F= 8'b1000000;
26
           endcase
27
           end
28
        F= 8'b0000000;
29
      end
31 endmodule
```

# Testebench Robot UTP

```
module Testbench;
    logic EN =1;
2
    logic [2:0] W;
    logic [7:0]F;
4
    Robot robot (EN,W,F);
6
      initial begin
8
         $dumpfile ("dump.vcd");
9
         $dumpvars(1);
10
11
             W = 3,0000;
         #10 W = 3'b001;
13
         #10 W= 3'b010;
14
         #10 W= 3'b011;
15
         #10 W= 3'b100;
16
         #10 W = 3'b101;
17
         #10 W = 3'b110;
         #10 W= 3'b111;
19
         #10 EN= 0;
20
         W = 3'b010;
21
         #10
22
         $finish;
23
      end
25 endmodule
```

## Simulación Robot UTP



Unidad aritmeticológica (ALU).



| operación      |
|----------------|
| Suma (+)       |
| Resta (-)      |
| And (&)        |
| Or ( )         |
| Xor (^)        |
| Corrimiento    |
| lógico a la    |
| izquierda (<<) |
|                |

Creación de una ALU de dos operandos (A y B tamaño de 32 bits), un ALUOp (tamaño de 4 bits) que asigna una operación y devuelve el resultado (tamaño de 32 bits) DIseño ALU

```
module ALU (input logic [31:0] A,
                input logic [31:0]B,
                input logic [3:0] ALUOp,
                output logic [31:0] ALURes);
    always@ (*)
6
       begin
         case (ALUOp)
8
         4'b0001:
9
           ALURes <= A+B;
         4'b0010:
11
            ALURes <= A-B;
12
         4'b0011:
13
           ALURes <= A&B;
14
         4'b0100:
15
           ALURes <= A|B;
16
         4'b0101:
17
           ALURes <= A^B;
18
         4'b0110:
19
         ALURes <= A<< B[4:0];
20
         4'b0111:
21
         ALURes \langle = A \rangle > B[4:0];
22
       endcase
23
       end
24
25 endmodule
```

## Tesbench ALU

```
module test;
logic [31:0]A;
logic [31:0]B;
logic [3:0]ALUOp;
logic [31:0]ALURes;

ALU alu (A,B,ALUOp,ALURes);
```

```
initial begin
              $dumpfile ("dump.vcd");
              $dumpvars(1);
12
13
          ALUOp= 4'b0001; A= 32'b1100100; B= 32'b1010000;
14
      #10 ALUOp= 4'b0010; A= 32'b1100100; B= 32'b1010000;
      #10 ALUOp= 4'b0011; A= 32'b1000110; B= 32'b1010001;
16
      #10 ALUOp= 4'b0100; A= 32'b1000110; B= 32'b1010001;
17
      #10 ALUOp= 4'b0101; A= 32'b1000110; B= 32'b1010001;
18
      #10 ALUOp= 4'b0110; A= 32'b1011010; B= 32'b1100101;
19
      #10 ALUOp= 4'b0111; A= 32'b1011010; B= 32'b1100101;
20
      #10
21
              $finish;
22
           end
23
        endmodule
```

#### Simulación ALU



#### Procedimiento

# Ejercicio 1: Tabla de verdad 4 a 1

- -Se elabora el mapa de Karnaugh de 4 variables y se realizan las agrupaciones de 1.
- -Con la ecuación Booleana se realiza la implementación en System Verilog y adicionalmente se elaboran los llamados a compuertas lógicas para la segunda implementación.
- -Finalmente se realiza el Testbench con todos los posibles valores que pueden tomar las variables de entrada.

#### Ejercicio 2: Función lógica 5 a 1

- -Se elaboran las tablas de verdad siendo S la salida de la función, asignando un 1 para los valores que están en la función y 0 para los valores que no están en la función.
- -Se elabora el Mapa de Karnaugh de 5 variables y posteriormente se escribe la ecuación Booleana resultante.
- -Se realiza la implementación tanto en ecuación Booleana como en llamados a compuertas lógicas A continuación se elabora el Testbench para los posibles valores de 5 variables de entrada.

#### Ejercicio 3: Circuito 8 a 1

- -Se definen las salidas de cada compuerta (Los cables) que van a servir como entradas de las siguientes compuertas.
- -Se hace la ecuación Booleana correspondiente al circuito y para el llamado a módulos de compuertas lógicas se descompone la compuerta XNOR en compuertas básicas OR y AND. -Se realiza el Testbench para los valores de las 8 entradas.

#### Ejercicio 4: Bombilla 3 a 1

-Se hace la tabla de verdad con las tres variables y una salida S, asignando 1 como salida

cuando la bombilla enciente y un 0 cuando no hay conexión.

-Se elabora la ecuación booleana y finalmente se hace la implementación y el Testbench correspondiente.

# Ejercicio 5: Robot UTP

- -Se realiza la tabla de verdad teniendo en cuenta la operación que se piensa realizar, el enable y las entradas.
- -Se establece los casos para cada acción que puede realizar el robot.
- -Se realiza el Testbench con los valores de prueba.

## Ejercicio 6: ALU

- -Se declaran ambas entradas de 32 bits, la respuesta de 32 bits y el ALUOp de 4 bits.
- -Se realizan los posibles casos para cada operación entre las variables de entrada A y B.
- -Se implementa el Testbench para los valores de prueba.

# Interpretación resultados

Primer ejercicio: Los valores en la simulación son los esperados con respecto a la tabla de verdad.

Segundo ejercicio: Los valores en la simulación son los esperados según la función lógica y sus salidas.

Tercer ejercicio: Los valores en la simulación son los esperados según el circuito de 8 entradas y su tabla de verdad correspondiente.

Cuarto ejercicio: Los valores en la simulación son los esperados en relación a los posibles casos en los que se prende la bombilla.

Quinto ejercicio: Los valores de la simulación son los esperados según el módulo de prueba para el robot UTP.

Sexto ejercicio: Los resultados en la simulación son los esperados según las entradas que se le asignan a la ALU y sus operaciones entre sí.

#### Conclusiones

Tener conocimiento sobre lógica combinatoria y expresiones Booleanas es fundamental para realizar proyecto con más complejidad.

## Problemas encontrados:

No se encontraron problemas durante la elaboración de este laboratorio.